2010年国际米兰阵容

當前位置:主頁 > 房產 > 正文

IDT PCIe時序3.3V PCIe時鐘發生器 只消耗五分之一的功率

未知 2019-05-29 10:08

IDT其低功耗PCI Express(PCIe)時鐘發生器產品系列新增6路和8路輸出、3.3V時鐘發生器產品。此3.3V時鐘發生器補充了現有的1.5V和1.8V產品系列。這些新產品的功率為大約100mW,是當今市場上功耗最低的3.3V PCIe時鐘發生器。IDT公司新的3.3V器件只消耗傳統PCIe時鐘器件大約五分之一的功率,能夠有效地消除對于散熱問題的擔憂。

9FGL06 和9FGL08具有集成式端接(terminaTIon),其超緊湊型55mm和66mm封裝可使電路板面積減小90%。工廠可編程版本能使器件得到快速優化,以滿足客戶的具體要求。該SoC-friendly 型器件大大超過了PCIe Gen3規范對于相位抖動的要求,并可滿足未來的PCIe Gen4規范,非常適用于千兆以太網和其它RMS Jitter(12K-20Mhz)小于3ps高性能應用。

IDT PCIe時序3.3V PCIe時鐘發生器 只消耗五分之一的功率

I DT公司多重市場時序產品部總經理Kris Rausch介紹說:隨著我們9FGL產品系列的發布,IDT公司的低功耗、高性能PCIe時鐘發生器產品組合中增加了3.3V器件,所有這些產品都可以滿足我們客戶對于減小占用空間和降低功耗的要求。展望未來,我們完全有理由相信這些新器件同樣可以滿足PCIe Gen4標準的要求。

新推出的3.3V器件與IDT公司非常成功的1.5V 9FGU系列和1.8V 9FGV系列PCIe時鐘發生器引腳兼容。這些時序系列產品面向功耗和空間受限的消費類產品和其他高性能應用,可提供企業級應用性能,同時降低總體擁有成本。這些產品的潛在應用包括多功能打印機、服務器、機頂盒和固態硬盤等。整個產品系列與PCIe Gen1, Gen2和Gen3的時鐘規范兼容。

3.3V(L系列)系列具有多個業界第一,包括:

輸出阻抗通過輸出到輸出配置,允許一個器件應用于混合阻抗環境,而無需采用外部端接元件。

工廠可編程版本,允許用戶自定義默認配置,包括輸出阻抗、控制輸入極性、內部上拉或下拉電阻、以及針對晶體振蕩器的網路喚醒(wake-on-LAN)模式。這省去了幾乎所有的外部粘合邏輯(glue logic)。

IDT公司計劃在該新產品系列發布后迅速推出3.3V版的低功耗PCIe緩沖器及多路復用器,這些將與市場成功的9DBU/V和9DMU/V系列引腳兼容。

9FGL PCIe時鐘發生器系列包括具有2、4、6、或8路輸出的器件。時鐘發生器支持有或無擴頻的PCIe共同時鐘架構(PCIe Common Clock architecture),以及PCIe獨立參考(IR)時鐘結構(無擴頻)。這些器件能夠提供參考時鐘的副本,在設計中可以節省一個晶體。

6路輸出的9FGL06xx和8路輸出的9FGL08xx PCIe時鐘發生器現已供貨。

標簽
2010年国际米兰阵容 三肖六码3肖6码59期 三公棋牌游戏安卓版下载 时时彩计划 刷龙虎怎么赚钱 二人斗地主在线玩 赌场投注网 云南时时前三走势图带连线 二人麻将免费下载 1元入场棋牌捕鱼app 棋牌娱乐送28 好友二人斗地主 百人牛牛手机游戏下载